|
||||||||||
思尔芯首款支持PCIe Gen5原型验证EDA工具上市,高性能加速AI设计2023年7月4日,业内知名的数字前端EDA供应商思尔芯(S2C),发布了最新一代原型验证解决方案——芯神瞳逻辑系统S8-40。新产品除了支持PCIe Gen5,还拥有丰富的连接选项,海量的数据传输带宽,以及完整的原型验证配套工具,为当前如AI、GPU芯片等大存储和大数据设计提供了有效的解决方案。 芯神瞳逻辑系统S8-40的三大优势:
随着当前AI、5G、区块链、物联网等技术的渗透,使得对数据存储及实时处理的需求日益增高。为了满足这些需求,原型验证必须具备适配更新高速互联协议、更多算法和更高数据处理的能力。思尔芯因此开发了第8代原型验证产品S8-40,以应对新时代验证任务的挑战 在新一代的产品中,思尔芯对高速I/O连接器进行了全新升级,提供了丰富多样的连接选项,以及最高可达5600 Gbps的总带宽。S8-40适用于处理复杂的逻辑电路和大规模数据,可支持诸多高带宽协议,例如PCIe Gen5、600G Ethernet MAC、600G Interlaken等,可更真实地贴近客户要验证的设计。 许多芯片设计公司也表示,对于加快产品上市时间,他们需要支持PCIe Gen5的原型验证系统以及CXL、CCIX等高速互联协议,可以提供更高的数据传输速率,满足更高的性能需求。芯动科技CEO敖海先生表示:“在高速变化的市场环境中,是否能够快速开发并呈现我们的产品方案显得至关重要。芯神瞳 S8-40不仅提供了出色的数据传输带宽和算法处理能力,更是支持了PCIe Gen5以及CXL、CCIX等高速互连协议,这正是我们的硬件和软件团队所期盼的。这将极大地促进我们软件团队提升硅前软件开发速度。” 与思尔芯上一代 S7-19P逻辑系统相比,S8-40在内部存储容量和DSP引擎方面有了更大的提升,提供5.37倍的内存储和3.73倍的DSP引擎。这种提升可协助算法类的验证,例如AI的神经网络模型,车用的自动驾驶系统,和高性能计算(HPC)。 针对原型验证中至关重要的设计分割问题,S8-40的高速I/O在搭配Player Pro - CT软件SerDes的TDM模式下,以更高效的方式进行级联,实现灵活拓扑,打破I/O数量的限制,有助于大规模芯片设计实现更高的编译效率和更好的分割性能 S8-40还能与芯神瞳的其他工具对接,MDM Pro调试解决方案提供了深度追踪,无需消耗内部的FPGA内存,同时支持跨多个FPGA的同时调试;以及ProtoBridg解决方案可以实现主机PC和原型系统之间高速交换大量数据。这些配套工具的加持让高带宽的S8-40拥有了更强大的设计分割、深度调试和高速交换能力。用户还可以配合思尔芯 90 多种应用接口子卡,以快速构建目标原型系统。 思尔芯的董事长兼CEO林俊雄先生表示:“我们看到如今人工智能市场的崛起,该领域的市场需求旺盛,并意识到迅速开发和展示针对特定应用的解决方案的重要性。芯神瞳逻辑系统S8-40提供了高性能和对PCIe Gen5的支持,可以更好地协助客户加快芯片设计创新,这也是我们快速响应,并与客户进行深度合作的成果。”
|
Home | Feedback | Register | Site Map |
All material on this site Copyright © 2017 Design And Reuse S.A. All rights reserved. |